利用MATLAB為FPGA和ASIC的建制進行高效能DSP合成技術
(採用AccelChip
DSP algorithms Synthesis tool開發整合環境) |
|
■
研討會簡介: |
由於FPGA和可配置處理器的快速進步,使得採用數位訊號處理(DSP)設計的硬體裝置日益增加。傳統以來,DSP的設計都是利用MATLAB來進行演算法的開發,然後再由硬體工程師以手動方式將其轉譯為RTL,如此不但缺乏效率且容易產生錯誤。近來已有多項支援MATLAB設計實現的工具開發完成,議程中,將針對FPGA和ASIC的建置,提出一套結構化的設計方法,並利用DSP
IP來實現高效能的設計。
|
■
研討會場次及地點: |
2004年5月24日
PM13:30~16:45 新竹科學園區高速電腦中心
地址:新竹市科學工業園區研發六路七號(1F多媒體教室)
|
■
邀請對象和費用: |
歡迎各級學校機關、研究單位及企業界單位來參與,研討會完全免費。
|
■
主辦單位: |

智控科技股份有限公司(Intelligent Control Technology Co.,Ltd,)
|
■
協辦單位: |
|
■
活動議程: |
Session |
Topic |
Speaker |
13:00-13:20 |
Registration |
----------- |
13:20-13:30 |
Introduction |
Tom Chao |
13:30-14:00 |
Introduction to
AccelChip Products
|
Tim
Vanevenhoven |
14:00-14:45 |
AccelChip
Product Demo
|
Tim
Vanevenhoven |
14:45-15:00 |
Using AccelWare
|
Tim
Vanevenhoven |
15:00-15:15 |
Break |
----------- |
15:15-16:00 |
Floating-Point
to Fixed-Point Conversion
|
Tim
Vanevenhoven |
16:00-16:30 |
Design
Exploration
|
Tim
Vanevenhoven |
16:30-16:45 |
Questions /
Discussion / Wrap-Up |
Tim
Vanevenhoven |
|
★現場含產品展示與操作
|
|

|
|
|